,大蝦們好,接觸FPGA有段時(shí)間了。從網(wǎng)上找了個(gè)代碼,在xilinx的ise中寫(xiě)上了。但是問(wèn)題來(lái)了。開(kāi)發(fā)板是50Mhz的,所以它的時(shí)間就是2ns。寫(xiě)的代碼是在分頻以后分到了1S鐘(一秒鐘的時(shí)間是我用的)。我在仿真結(jié)束的時(shí)間上標(biāo)為20S的話(huà)(我想效果明顯點(diǎn))。這時(shí)ise就崩潰了。我也理解,時(shí)間分的太細(xì)了又太長(zhǎng)了,差了10的9次冪呢。這時(shí)我的仿真時(shí)間應(yīng)該怎么設(shè)定呢。求救啊,我昨天就在整了,到今天還沒(méi)弄出來(lái)。

,版主兄弟,有建議不啊?
| 歡迎光臨 電子工程網(wǎng) (http://m.4huy16.com/) | Powered by Discuz! X3.4 |