先進的技術、極低每I/O成本的可編程橋接和I/O擴展解決方案現(xiàn)開始發(fā)貨給萊迪思的客戶
萊迪思半導體公司第一批256-Ball caBGA封裝的XO3-L 2200,4300和6900器件開始發(fā)貨,這是超低密度MachXO3 ...
擁有ASIC級架構和ASIC增強型設計方案,包含擁有440萬邏輯單元的,業(yè)界最大容量器件。現(xiàn)已提供Kintex中端和Virtex高端20nm UltraScale系列的詳細器件選型表、產(chǎn)品技術文檔、設計工具及方法支持
...
采用業(yè)界第一款20 nm FPGA和SoC開發(fā)工具,客戶極大的提高了性能、功效和系統(tǒng)性價比
Altera公司今天發(fā)布了Arria 10版Quartus II軟件,這是業(yè)界第一款支持20 nm FPGA和SoC的開發(fā)工具。基于TSMC ...
采用Altera基于FPGA的加速器面向IBM電源CPU進行設計,實現(xiàn)了高性能和低功耗
Altera公司宣布,最新版Altera面向 OpenCL的SDK支持IBM電源系統(tǒng)服務器作為OpenCL系統(tǒng)主機。客戶現(xiàn)在可以采用Alter ...
賽靈思公司率先向客戶交付業(yè)界首款ASIC級可編程架構UltraScale產(chǎn)品,實現(xiàn)重大里程碑
賽靈思公司(Xilinx)今天宣布向客戶交付由臺積公司生產(chǎn)的半導體產(chǎn)業(yè)首款20nm產(chǎn)品,同時也是可編程邏輯器 ...
新版軟件包括在編譯時間上的進步,增強了高級設計流程,提高了效能
Altera公司 今天宣布發(fā)布Quartus II軟件13.1版,通過大幅度優(yōu)化算法以及增強并行處理,與前一版本相比,編譯時間平均縮短 ...
采用Intel的14 nm三柵極工藝制造,Altera Stratix 10SoC將實現(xiàn)業(yè)界最通用的異構計算平臺
Altera公司宣布其采用Intel 14nm三柵極工藝制造的Stratix 10 SoC器件將具有高性能四核64位ARM Cortex ...
Xilinx發(fā)布Vivado Design Suite 2013.3版本,新增最新UlstraFast設計方法及新一代即插即用IP和部分重配置功能,豐富設計流程,實現(xiàn)前所未有的IP易用性, 進一步提高設計生產(chǎn)力
賽靈思公司(Xi ...
賽靈思推出全新UltraFast設計方法,幫助設計人員加快設計進程,準確預測設計進度
賽靈思公司(Xilinx)針對其Vivado設計套件推出UltraFast設計方法。這套綜合性的設計方法能幫助采用Vivado ...
推介價格為 99美元,美高森美即將在全球舉辦 IGLOO2 FPGA系列研討會,重點介紹低成本評測工具套件
美高森美公司(Microsemi ) 宣布提供低成本IGLOO 2 FPGA評測工具套件,為客戶提供PCI Expres ...
IP內核系列產(chǎn)品進行了擴展更新,提供15%時序余量,更迅速實現(xiàn)集成
Altera公司今天宣布完成了對28 nm FPGA和SoC IP內核系列產(chǎn)品的更新。在過去一年中,Altera發(fā)布的新協(xié)議接口IP內核數(shù)量超過 ...
MachXO3 FPGA系列帶來了640到22K邏輯單元、最低的功耗、平均每個I/O僅需1美分以及硬IP模塊,易于實現(xiàn)新興的互連接口
萊迪思半導體公司(Lattice)推出超低密度MachXO3現(xiàn)場可編程門陣列(FPGA ...