|
Xilinx FPGA入門連載65:基于UART發(fā)送的RTC讀取 特權(quán)同學(xué),版權(quán)所有 配套例程和更多資料下載鏈接:
如圖所示,本實(shí)例通過IIC接口定時(shí)讀取RTC中的時(shí)、分、秒寄存器,同時(shí)將時(shí)、分、秒數(shù)據(jù)通過UART發(fā)送到PC上的串口調(diào)試助手進(jìn)行實(shí)時(shí)的顯示。
本實(shí)例模塊劃分如圖所示。
● Iic_controller.v模塊產(chǎn)生IIC讀寫的時(shí)序。 ● Rtc_controller.v模塊產(chǎn)生RTC寄存器的讀寫控制,將讀寫信號(hào)連接到iic_controller.v模塊實(shí)現(xiàn)底層的讀寫。 ● Rtc_top.v模塊銜接iic_controller.v模塊和rtc_controller.v模塊。 ● Speed_tx.v模塊產(chǎn)生串口波特率的分頻以及相關(guān)控制信號(hào)。 ● My_uart_tx.v模塊產(chǎn)生發(fā)送到PC的UART數(shù)據(jù)協(xié)議,即并串轉(zhuǎn)換處理。 ● Tx_bridge.v模塊判斷當(dāng)前的RTC讀出秒數(shù)據(jù)是否有變化,若發(fā)送變化則產(chǎn)生一個(gè)發(fā)送到PC的字符串。 連接好下載線,給SP6開發(fā)板供電(供電的同時(shí)也連接好了UART)。 打開ISE,進(jìn)入iMPACT下載界面,將本實(shí)例工程下的sp6.bit文件燒錄到FPGA中在線運(yùn)行。 雙擊如圖所示的“串口調(diào)試器”,。
如圖所示,打開串口調(diào)試器后,選擇串口為COM10(我們前面在硬件管理器中新識(shí)別到的COM口,實(shí)驗(yàn)者應(yīng)以自己電腦識(shí)別到的COM口為準(zhǔn)),設(shè)置波特率為9600,數(shù)據(jù)位為8,校驗(yàn)位為None,停止位為1。點(diǎn)擊“打開串口”。尤其注意“接收字符”下面的“十六進(jìn)制”不要勾選。
如圖所示,當(dāng)我們點(diǎn)擊完“打開串口”,其顯示字符就變成了“關(guān)閉串口”。 此時(shí)我們看到“接收字符”下面不斷有時(shí)間地址的一串時(shí)、分、秒信息打印出來。這組不斷更新的數(shù)據(jù)就是我們從RTC芯片中讀取的時(shí)間信息。
|