国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

數(shù)字電路為什么是低電平有效的多?

發(fā)布時間:2016-4-26 14:06    發(fā)布者:designapp
事實上,它是由常用的電路結構所決定的,低電平時電路往往有較高電平時更低的環(huán)路阻抗,而低阻抗則意味著抗干擾能力更強。結合實際講一個有用的例子來加深印象:

我們有的同學可能已經(jīng)學習了這樣的一條PCB布線規(guī)則-----在條件許可的情況下,高電平有效線要盡量縮短,低電平有效的線則盡量延長----這一條規(guī)則的存在基礎就是基于低電平時環(huán)路阻抗比較低,抗干擾能力比較強才起來的。

如OC或OD電路要控制一個電平就是通過它這個開關的通斷來實現(xiàn)的。有在上拉電阻的情況下,開關接通,得低電平;開關切斷,得高電平。這樣,為了防止電路失控的情況下仍然是有效電平,那么當然是低電平有效才更“保險”了。結構上,象OC電路那樣,由于集電極更難擊穿,所以,也更不容易損壞。

對于其它圖騰柱輸出的電路,雖然0和1都有同樣的風險,但應用中還是有人愿意加一個上拉電阻,以取得類似OC或OD輸出的效果。至于為什么不采用下拉電阻而用上拉電阻,大家也可以分析一下。

另一個方面是OC或OD輸出的電路,使用上拉電阻后具有節(jié)能的效果。因為關斷后它是具有獲得高電平時的電流幾乎為0。

暫時想不到還有其它理由了,請了解的朋友們補充吧。
本文地址:http://m.4huy16.com/thread-165592-1-1.html     【打印本頁】

本站部分文章為轉載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內(nèi)容、版權和其它問題,我們將根據(jù)著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • Microchip第22屆中國技術精英年會——采訪篇
  • 常見深度學習模型介紹及應用培訓教程
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 貿(mào)澤電子(Mouser)專區(qū)
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復 返回頂部 返回列表