国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

Cadence創建Allegro 16.6版本促進時序敏感型物理實現與驗證

發布時間:2012-10-15 10:57    發布者:eechina
關鍵詞: Allegro , PCB
Cadence設計系統公司近日宣布推出最新版Allegro印刷電路板(PCB)技術,解決客戶對于高效產品開發的簡化解決方案的需要。Allegro 16.6能夠將高速界面的時序閉合加快30-50%,這有賴于時序敏感型物理實現與驗證,其對應的業界首個電子CAD(ECAD)團隊協作環境,面向使用Microsoft SharePoint技術的PCB設計。

“芯片設計師的任務是在緊迫的上市時間限制下開發日益復雜的產品,快速方便地調用本地與國際設計團隊和資源,會帶來極大的競爭優勢,”微軟創新及產品生命周期管理解決方案主管Simon Floyd說,“Cadence PCB設計工具與SharePoint集成,提供了一種獨特環境,促進團隊協作、設計創建與控制,生產力會得到極大的提升!

Allegro 16.6產品線的新功能有助于嵌入式雙面及垂直部件的小型化改良,改進時序敏感型物理實現與驗證,加快時序閉合,并改進ECAD和機械化CAD(MCAD)協同設計--這些都對加快多功能電子產品的開發至關重要。

Allegro套件業界領先的PCB設計小型化功能是2011年推出的。Allegro 16.6產品套件繼續利用嵌入式有源及無源元件最新的生產工藝,解決電路板尺寸不斷縮小有關的特定設計問題。元件可利用Z軸垂直潛入到PCB內層,大大減少X和Y軸布線空間。

“我們領先的ECP(C)技術滿足了客戶對于節約成本的小型化需求,”AT&S高級封裝首席運營官Mark Beesley說,“Cadence與AT&S已經合作多年,如今正在解決共同客戶對于高級小型化技術的需要!

Allegro 16.6通過自動交互延遲調整(AiDT)加快時序敏感型物理實現。自動交互延遲調整可縮短時間,滿足高級標準界面的時序約束,例如DDR3等,縮短的程度可達30-50%。AiDT可幫助用戶逐個界面地迅速調整關鍵高速信號的時間,或將其應用于字節通道級,將PCB上的線路調整時間從數日縮短到幾個小時。EMA Timing Designer結合Allegro PCB SI功能,幫助用戶迅速實現關鍵高速信號的時序閉合。

PCB/enclosure協同設計通過ECAD-MCAD流程進行簡化,基于proStep iViP標準的EDMD schema 2.0版本。此流程可減少ECAD和MCAD團隊之間不必要的迭代,縮短產品開發時間。

供應情況:

Allegro 16.6 PCB解決方案將于2012年第四季度推出。您可通過于9月25日-27日在加州圣塔克拉拉舉辦的PCB West 2012大會,206號展臺上。
本文地址:http://m.4huy16.com/thread-99055-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
chenyuanzhi1989 發表于 2012-10-20 11:14:29
謝謝分享!
cxt668 發表于 2013-4-2 21:54:07
AiDT真的很強大!
xieguilin 發表于 2013-8-21 15:32:44
有這個安裝包
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 常見深度學習模型介紹及應用培訓教程
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表