變頻技術(shù)作為現(xiàn)代電力電子的核心技術(shù),集現(xiàn)代電子、信息和智能技術(shù)于一體。針對(duì)工頻(我國(guó)為50 Hz)并非是所有用電設(shè)備的最佳工作頻率,因而導(dǎo)致許多設(shè)備長(zhǎng)期處于低效率、低功率因數(shù)運(yùn)行的現(xiàn)狀,變 ...
語(yǔ)音的數(shù)字通信無(wú)論在可靠性、抗干擾能力、保密性還是價(jià)格方面都遠(yuǎn)優(yōu)于模擬語(yǔ)音信號(hào),但這是以信道占用寬頻帶寬為代價(jià)的。因此為了減少語(yǔ)音信號(hào)所占用的帶寬或存儲(chǔ)空間,就必須對(duì)數(shù)字語(yǔ)音信號(hào)進(jìn) ...
達(dá)芬奇( DaVinci)數(shù)字媒體技術(shù)平臺(tái)TMS320DM6446/3采用了ARM+DSP雙核的架構(gòu),本文從芯片的硬件結(jié)構(gòu)入手介紹達(dá)芬奇DMSoC硬件部分及Linux OS的啟動(dòng)過(guò)程。
達(dá)芬奇DMSoC硬件概述
如圖1所示, ...
二十多年來(lái),F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強(qiáng)、快速的設(shè)計(jì)環(huán)境。早期的 DSP 設(shè)計(jì)人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號(hào)處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元 ...
軟件無(wú)線電突破了傳統(tǒng)的無(wú)線電臺(tái)以功能單一、可擴(kuò)展性差的硬件為核心的設(shè)計(jì)局限,強(qiáng)調(diào)以開(kāi)放性最簡(jiǎn)硬件為通用平臺(tái),盡可能地使用可升級(jí)、可重配置的應(yīng)用軟件來(lái)實(shí)現(xiàn)各種無(wú)線電功能。用戶在同一硬 ...
1 概 述
擴(kuò)展頻譜通信具有抗干擾能力強(qiáng)、隱蔽性好等優(yōu)點(diǎn),已成為通信對(duì)抗與反對(duì)抗中最重要的技術(shù)手段,在軍事通信中日益受到重視,跳頻電臺(tái)就是擴(kuò)頻通信在軍事領(lǐng)域中的重要應(yīng)用。在通信對(duì)抗 ...
隨著電力工業(yè)迅猛發(fā)展,電網(wǎng)規(guī)模日益擴(kuò)大,當(dāng)電力系統(tǒng)發(fā)生故障時(shí),線路兩端的繼電保護(hù)裝置所產(chǎn)生的命令信號(hào)借助保護(hù)設(shè)備并經(jīng)PLC(電力線載波)、光纖等通信通道,把跳閘命令信號(hào)傳送到遠(yuǎn)端保護(hù)屏 ...
隨著硅片集成技術(shù)的高速發(fā)展,片上系統(tǒng)SoC(system-on-a-Chip)已經(jīng)成為現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)的必然趨勢(shì)。SoC和一般數(shù)字系統(tǒng)最主要的區(qū)別是前者在單一硅片內(nèi)集成了獨(dú)立的嵌入式CPU,必要的存儲(chǔ)器控制 ...
DSP+FPGA混用設(shè)計(jì)
為了提高算法效率,實(shí)時(shí)處理圖像信息,本處理系統(tǒng)是基于DSP+FPGA混用結(jié)構(gòu)設(shè)計(jì)的。業(yè)務(wù)板以FPGA為處理核心,實(shí)現(xiàn)數(shù)字視頻信號(hào)的實(shí)時(shí)圖像處理,DSP實(shí)現(xiàn)了部分的圖像處理算法 ...
在航空微電子中心的某預(yù)研項(xiàng)目中,需要開(kāi)發(fā)設(shè)計(jì)某32位浮點(diǎn)通用數(shù)字信號(hào)處理器(DSP)。本系統(tǒng)控制通路部分的設(shè)計(jì)采用超級(jí)哈佛及五級(jí)流水線結(jié)構(gòu)。本文分析了該流水線的設(shè)計(jì)過(guò)程,并對(duì)遇到的數(shù)據(jù)相 ...
PCI2040是TI公司生產(chǎn)的專門用于DSP與PCI總線之間的橋接芯片,內(nèi)部原理圖如圖1所示。關(guān)于PCI2040具體介紹可以參照TI公司的相關(guān)資料(見(jiàn)參考文獻(xiàn)1)。PCI局部總線標(biāo)準(zhǔn)由Intel公司提出并由外圍部件 ...
實(shí)時(shí)圖像處理系統(tǒng)要求系統(tǒng)必須在有限的時(shí)間內(nèi)完成大量數(shù)據(jù)的運(yùn)算。DSP以其獨(dú)特的哈佛總線結(jié)構(gòu)和并行的存儲(chǔ)塊結(jié)構(gòu),將乘法操作與加法操作統(tǒng)一考慮,可以在一個(gè)指令周期完成般處理器的多次運(yùn)算; ...