国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA/CPLD文章列表

基于FPGA的IRIG-B編碼器的設計

我國靶場測量、工業控制、電力系統測量與保護、計算、通信、氣象等測試設備均采用國際標準IRIG-B格式的時間碼(簡稱B碼)作為時間同步標準。B碼是一種串行的時間格式,分為直流碼(DC碼)和交流碼(A ...
2010年08月20日 14:33   |  
FPGA   IRIG-B   編碼器  

FPGA在智能壓力傳感器系統中的應用設計

傳統氣體壓力測量儀器的傳感器部分與數據采集系統是分離的,抗干擾的能力較差,并且通常被測對象的壓力變化較快。因此不僅要求系統具有較快的數據吞吐速率,而且要能夠適應復雜多變的工業環境, ...
2010年08月20日 14:32   |  
FPGA   壓力傳感器  

VHDL語言為核心的EDA技術在醫學中的應用

VHDL超高速集成電路硬件描述語言是隨著集成電路系統化和高度集成化逐步發展起來的,是一種用于數字系統設計、測試,面向多領域、多層次的IEEE標準硬件描述語言。它從20世紀70年代作為電路設計工 ...
2010年08月20日 14:29   |  
EDA   VHDL   醫學  

可實現快速鎖定的FPGA片內延時鎖相環設計

微電子技術的持續發展使得FPGA具有更高的系統集成度和工作頻率。系統性能較大程度上決定于系統的時鐘延遲和偏斜。由于FPGA具有豐富的可編程邏輯資源及時鐘網絡,隨之而來的時鐘延遲問題使得用戶 ...
2010年08月20日 14:28   |  
FPGA   鎖相環   延時  

基于CPLD的數據采集與顯示接口電路仿真設計

1 引言 CPLD稱為復雜可編程邏輯設計芯片,它是大規模可編程器件,具有高集成度、高可靠性、高速度的特點。CPLD是利用EDA技術進行電子系統設計的載體。硬件描述語言是EDA技術進行電子系統設 ...
2010年08月20日 14:27   |  
CPLD   電路仿真   數據采集   顯示接口  

基于FPGA的面陣CCD驅動電路的設計

CCD(Charge Coupled Devices)電荷耦合器件是20世紀70年代初發展起來的新型半導體集成光電器件。近30年來,CCD器件及其應用技術的研究取得飛速進展,特別是在圖像傳感和非接觸測量領域的發展尤為 ...
2010年08月20日 10:40   |  
CCD   FPGA   驅動電路  

基于FPGA的可調信號源設計

傳統產品級信號源往往只能產生單一信號,滿足不了科研和實際檢測的需要。尤其在復雜的航天環境實驗中,需要信號源能產生不同種類和參數可調的信號,作為系統自檢時的信號輸入,以此檢測目標設備 ...
2010年08月20日 10:39   |  
FPGA   可調信號源  

基于FPGA的多路正弦波信號發生器專用芯片設計

目前,正弦波信號發生器技術正逐漸成熟,各種直接數字頻率合成器(DDS)集成電路如AD9850等已得到廣泛應用;FPGA方面也已經有相關的DDS設計。但DDS專用芯片還很少見。本文介紹了一種工作頻率為25 ...
2010年08月20日 10:38   |  
FPGA   信號發生器   正弦波  

基于CPLD的函數信號發生器設計

傳統的信號源設計常采用模擬分立元件或單片壓控函數發生器MAX038,可產生正弦波、方波、三角波,并通過調整外部元件改變輸出頻率,但由于采用模擬器件,所用元件的分散性太大,即使使用單片函數 ...
2010年08月20日 10:37   |  
CPLD   函數   信號發生器  

可編程邏輯在數字信號處理系統中的應用

1、引言 隨著半導體技術的發展,可編程邏輯器件在結構、工藝、集成度、功能、速度和靈活性等方面有了很大的改進和提高,從而為高效率、高質量、靈活地設計數字系統提供了可靠性。CPLD或FPG ...
2010年08月20日 10:37   |  
處理系統   可編程邏輯   數字信號  

基于VerilogHDL的背景噪聲扣除電路設計

1 引言 在微弱信號檢測方法中,常需要使直流量經光電調制后轉變為交流信號進行測量,以扣除背景噪聲來提高系統信噪比。星載紫外遙感儀器同樣采用了壓頻轉換和調制解調實時扣除背景噪聲、零 ...
2010年08月20日 10:36   |  
VerilogHDL   扣除   噪聲  

基于CPLD/FPGA的VHDL語言電路優化設計

VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發展而發展起來的。它是一種面向設計、多層次的硬件描述語 ...
2010年08月19日 17:35   |  
CPLD   FPGA   VHDL   電路優化  

廠商推薦

  • Microchip視頻專區
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 常見深度學習模型介紹及應用培訓教程
  • 電動兩輪車設計生態系統
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 貿澤電子(Mouser)專區

本周文章排行榜

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
返回頂部