国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA/CPLD文章列表

FPGA的光電抗干擾電路設計

紅外密集度光電立靶測試系統是一種新型的用于測量低伸彈道武器射擊密集度的測試系統,既測試無須進行任何特殊處理的金屬彈丸,又可測試非金屬彈丸,更有反映靈敏、精度高而穩定、操作簡單、容易 ...
2010年08月07日 09:48   |  
FPGA   光電   抗干擾  

在嵌入FPGA的IP核8051上實現TCP/IP的設計

0 引言    隨著芯片規模的越來越大、資源的越來越豐富, 芯片的設計復雜度也大大增加。事實上, 在芯片設計完成后, 有時還需要根據情況改變一些控制, 這在使用過程中會經常遇到。這時候如果 ...
2010年08月07日 00:04   |  
8051   IP核   嵌入FPGA  

應用CPLD實現交通控制系統芯片設計

集成電路的發展經歷了從小規模、中規模、大規模和超大規模集成的過程,但隨著科學技術的發展,許多特定功能的專用集成電路(ASIC)應用日益廣泛,用戶迫切希望根據自身設計要求自行構造邏輯功能 ...
2010年08月06日 23:36   |  
CPLD   交通控制   芯片  

一種基于CPLD的曼徹斯特編解碼器設計

引言    雖然計算機通信的方法和手段多種多樣,但都必須依靠數據通信技術。數據通信就是將數據信號加到數據傳輸信道上進行傳輸,并在接收點將原始發送的數據正確地恢復過來。由于計算機產 ...
2010年08月06日 23:32   |  
CPLD   編解碼器   曼徹斯特  

用單片機和CPLD實現步進電機的控制

步進電機是一種將脈沖信號轉換成角位移的伺服執行器件。其特點是結構簡單、運行可靠、控制方便。 尤其是步距值不受電壓、溫度的變化的影響、誤差不會長期積累,這給實際的應用帶來了很大的 ...
2010年08月06日 15:48   |  
CPLD   步進電機   單片機  

JavaCard CPU的設計與FPGA實現

1 JavaCard簡介 智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系統)和EEPROM,能儲存信息和圖像,具備讀/寫能力,信息能被加密保護的便攜卡。智能卡的最基本標準是 ISO/IEC7816。智能卡在銀 ...
2010年08月06日 15:48   |  
CPU   FPGA   JavaCard  

基于FPGA和AD1836的I2S接口設計

I2S總線協議簡介 I2S(Inter IC Sound Bus)是飛利浦公司為數字音頻設備之間的音頻數據傳輸而制定的一種總線標準,它既規定了硬件接口規范,也規定了數字音頻數據的格式。I2S有三個主要的 ...
2010年08月06日 14:29   |  
AD1836   FPGA   I2S   接口設計  

SDRAM接口的VHDL設計

RAM(隨機存取存儲器是一種在電子系統中應用廣泛的器件,通常用于數據和程序的緩存。隨著半導體工業的發展,RAM獲得了飛速的發展,從RAM、DRAM?(Dynamic RAM,即動態RAM)發展到SDRAM(Synchronou ...
2010年08月06日 10:23   |  
SDRAM   VHDL  

基于FPGA的數據無阻塞交換設計

隨著FPGA和大規模集成電路的發展,數據交換的實現有了新的方法。在該設計中,FPGA完成串口數據信號(TXD、RXD)的交換,專用的時隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交換。 ...
2010年08月06日 10:20   |  
FPGA   數據   無阻塞交換  

FPGA助力高端存儲器接口設計

高性能系統設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰。雙倍數據速率SDRAM和4倍數據速率SDRAM都采用源同步接口來把數據和時鐘(或選通脈沖)由發射器 ...
2010年08月05日 15:44   |  
FPGA   存儲器   高端   接口   設計  

基于Virtex系列FPGA的可編程嵌入式信號處理背板的開發設計

現場可編程邏輯門陣列(FPGA)和高性能數字信號處理器(DSP)是高速信號處理領域兩大關鍵器件,FPGA和DSP的運算速度及并行處理效能成為制約高速信號處理應用的主要因素。FPGA以其設計靈活性及 ...
2010年08月05日 15:42   |  
FPGA   Virtex   可編程   信號處理  

異步FIFO的VHDL設計

FIFO (先進先出隊列)是一種在電子系統得到廣泛應用的器件,通常用于數據的緩存和用于容納異步信號的頻率或相位的差異。FIFO的實現通常是利用雙口RAM和讀寫地址產生模塊來實現的。FIFO的接口信 ...
2010年08月05日 15:40   |  
FIFO   VHDL   異步  

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 常見深度學習模型介紹及應用培訓教程
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • Microchip第22屆中國技術精英年會——采訪篇
  • 貿澤電子(Mouser)專區

本周文章排行榜

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
返回頂部