国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

PCIe 3.0的接收機物理層測試方案

發布時間:2012-12-18 11:30    發布者:eechina
關鍵詞: PCIe , 接收機 , 物理層 , 測試
作者:Teledyne LeCroy 胡為東

一、接收機測試及環回工作模式(Loopback)

隨著信號速率的不斷提升,只對高速信號的發送端物理層測試已經不能夠完全反應系統的特性,因此接收機測試也已成為了高速信號的必測項目,尤其是對于信號速率高于5Gbps以上,規范均會規定要求產品必須通過接收機一致性測試。接收端測試的基本原理是測試儀器(通常使用誤碼分析儀或者信號源和能分析誤碼的專用協議分析儀來完成)發出特定的碼型給被測接收端,接收端在環回(Loopback)模式下再將數據接收、恢復后通過其Tx端發送回測試儀器,由測試儀器完成其發出去的數據和接收到的數據的對比,從而分析出誤碼的數量。

在接收機測試之前需要讓被測件進入環回(Loopback)工作模式狀態,這樣誤碼儀(PeRT3)發出的數據信息才能夠經過接收機內部的電路返回到誤碼測試儀中進行計數。

讓被測件進入環回(Loopback)工作模式是接收機測試至關重要的一個環節。若被測件(DUT)順利進入了環回模式,那么測試將變得非常方便。具有協議握手能力的誤碼儀能夠和被測件進行握手通信,從而能通過協議的方法讓被測件更加容易的進入環回測試模式。目前行業內具有協議握手功能的誤碼儀只有力科(Teledyne LeCroy)的PeRT3(Protocol Enabled Receiver and Transmitter Tolerance Tester)系列誤碼儀。其它誤碼儀由于不具備協議能力,所以不能夠主動與被測件進行通信應答互動,故只能夠被動的發送固定時間的特定指令給被測件去設置其進入環回模式,如果被測件在進入環回狀態過程中的幾個中間狀態的時間間隔稍有變化,即可能會導致該類儀器不能夠讓其進入到環回模式。具有協議使能誤碼儀將不會存在這樣的問題。

二、PCIE 3.0進入環回(Loopback)狀態步驟

下圖所示為PCIE 3.0的主要工作狀態機圖,進入Loopback有兩種途徑,其一是Detect -> Polling -> Configuration -> Loopback, 另外一種是Detect ->  Polling -> Configuration -> L0 -> Loopback;力科的PeRT3 Phoenix 誤碼分析儀兩種進入Loopback的模式都支持。



如下為如何讓被測DUT 通過Configuration 進入Loopback 模式的步驟示例:
Step1:發送帶有PAD(K28.3)碼的TS1 給被測件,使其進入Polling.Active 模式。



Step2:當發送完1024 個 TS1 以及接收到連續8 個帶有PAD 或者Loopback 確認設置的TS1 或者TS2 后,被測件進入了Polling.Configuration 狀態。

Step3:當接收到8 個連續帶有PAD 的TS2 以及接收到1 個TS2 后發出16 個連續的TS2后,被測件進入Configuration 狀態。

Step4:以2.5GT/s 的速率發送TS1 序列進行速度初始化,確認能夠支持的速率。

Step5:接著有1ms 的Electrical Idle 碼時間以允許被測件調整速度至對方所要求的速度,直到滿足要求為止。

Step6:兩個帶有Loopback 使能設置的連續TS1 序列發送給被測件,設置被測件進入Loopback 環回模式。

下圖所示為力科的PeRT3 Phoenix 進入環回模式的設置示意圖:



三、力科的PCIE 3.0 接收機測試方案-PeRT3 Phoenix


力科的PeRT3(包Eagle 和Phoenix 兩種型號,Phoenix 速率更高)誤碼測試系統的全稱為具有協議使能的接收機和發射機容限測試儀,也是行業內唯一一款帶有協議握手能力(Protocol Aware)的誤碼測試儀。PeRT3 具備了BERT 的Pattern Generator 和Error Detector功能,可以對輸入信號注入不同頻段的隨機抖動和固有抖動,而且獨有的協議層分析能力可以對被測件進行初始化和遙控,控制其進入或者退出環回模式,使接收機測試更加方便和快捷,還可以測量Frame Error Rate,并識別和記錄協議層的錯誤。PeRT3 Phoenix 內置三階去加重/預前沖、具有基于協議握手能力設置被測件進入Loopback環回模式、能夠過濾掉為了傳輸同步增加或者減少的SKP碼;內置有PCIE 3.0的接收機測試所需要的抖動源(SJ、RJ、差模抖動、共模抖動等)。

PCIE 3.0的接收機測試需要PeRT3和示波器(推薦SDA830Zi-A),需要示波器用于對誤碼儀PeRT3的校準:



下圖顯示了PCIE 3.0的接收機測試規范所規定的設置要求(去加重、預沖、RJ、SJ、DM Jitter、CM Jitter等)及PeRT3能夠實現的功能及連接示意圖:



PCIE 3.0接收端測試抖動源校準連接示意圖:



來自于PCIE 3.0規范的接收機測試的抖動源校準連接圖及要求:



示波器采集到數據后會自動導入到Sigtest中進行測試分析,眼圖測試的后處理(包括CTLE/DFE/CDR等可以在Sigtest中完成,也可以使用力科示波器SDA830Zi-A中的SDAII/EYEDOCTORII軟件完成),力科示波器中集成了Sigtest軟件。

PCIE 3.0接收端抖動容限測試設置及連接示意圖及測試結果:



接收機測試推薦使用的碼型為Modified Compliance Pattern;對于Add-In Card被測件來說,誤碼測試儀輸出的100MHz的時鐘需要連接到CBB板的時鐘輸入端口;對于System被測件來說,CLB板上來自于被測系統的100MHz時鐘輸出需要連接到誤碼儀的參考時鐘輸入,經過規范要求的PLL濾波后,用于驅動儀器的信號傳輸。誤碼儀做誤碼檢測時需要過濾到為了信號同步而插入的SKP碼。
本文地址:http://m.4huy16.com/thread-103127-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會上海首站開幕
  • Microchip第22屆中國技術精英年會——采訪篇
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 電動兩輪車設計生態系統
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表