|
引腳分配規(guī)劃和擴展I/O電路 本文節(jié)選自特權(quán)同學(xué)的圖書《FPGA設(shè)計實戰(zhàn)演練(邏輯篇)》 配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 核心板上專門留了一個LED指示燈連接到FPGA引腳上,用于板子的測試。I/O_28輸出高電平LED將被導(dǎo)通點亮,低電平LED截止則不亮,其電路如圖3.41所示。(特權(quán)同學(xué),版權(quán)所有)
圖3.41 連接FPGA引腳的LED驅(qū)動電路 如圖3.42所示,該板子通過兩個32PIN的連接器將46個I/O腳引出。每個連接器都有可用的23個I/O。電源5V/3.3V/GND也都引出擴展。具體的引腳定義和使用在后續(xù)每個子板的介紹中將會詳細的定義和說明,其實這也是FPGA的I/O引腳靈活的體現(xiàn),對于一般的信號,F(xiàn)PGA的I/O可以隨意的連接。(特權(quán)同學(xué),版權(quán)所有)
圖3.42 核心板引出的兩個插座電路 |