|
Xilinx FPGA入門連載50:FPGA片內(nèi)RAM實例之chipscope在線調(diào)試 特權(quán)同學,版權(quán)所有 配套例程和更多資料下載鏈接:
連接好下載線,給SP6開發(fā)板供電。 如圖所示,在“Design à Implementation”界面下,首先選中“Hierarchy”下的“sp6.v”文件,接著雙擊“Processes: sp6”下的“Analyze Design Using ChipScope”。
在“ChipScope Pro Aanlyzer”界面中,點擊菜單“JTAGChain à Xilinx Platform USB Cable…”。
隨后彈出如圖所示界面。大家可以嘗試點擊“Blink Cable LED”,相應(yīng)的下載線上的LED將會閃爍,說明下載線連通正常。最后點擊“確定”。
此時,我們看到“Project”界面下出現(xiàn)了兩個設(shè)備,如圖所示。選擇第一個設(shè)備。
在第一個設(shè)備上單擊鼠標右鍵,如圖所示,選擇“Configure…”。
接著彈出的配置界面中,點擊“Select New File”,彈出右側(cè)所示界面定位到當前工程所在文件夾下的sp6.v文件。完成后,點擊OK。 此時,如圖所示,我們可以雙擊“Trigger Setup”進行讀寫觸發(fā)條件的設(shè)置,建議大家使用我們已經(jīng)設(shè)定好的觸發(fā)條件即可。
如圖所示,我們單擊菜單欄上的運行圖標,然后雙擊“Waveform”查看波形。
我們設(shè)定觸發(fā)條件為RAM讀使能信號上升沿時采樣波形,采集到的波形如圖所示。
|