国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

一博科技 | 走進JEDEC,解讀DDR(下)

發布時間:2016-11-22 14:13    發布者:edadoc2003
上次的問題Vref偏移對DDR會造成什么影響,其中有比較重要的一個點就是會影響setuptime和holdtime,這兩個參數和Vref又有什么關系呢,還有JEDEC中講的derating又是什么東西呢?

setuptime和holdtime對我們判斷時序裕量是一個比較關鍵的數值。一般JEDEC里面會對于setuptime和holdtime做比較詳細的描述,如下圖所示,

從上圖中,我們可以看到幾個比較關鍵的點,為什么是tIS(base)和tIH(base),還有標題中指明for 1V/ns,又指代的什么意思?為什么tIS參考的是VIH/L(ac),而tIH參考的是VIH/L(dc)呢,AC和DC的區別又是什么?一個小小的參數表格,包含的意義卻涉及很多內容。


首先,我們計算建立時間的margin的時候,都是由UI/2-建立時間,實際上此時的建立時間是tIS(total setup time)= tIS(base)+derating, derating是對建立保持時間基準值的修正。對于tIS的定義,為什么會需要用到derating這個參數呢,這實際和規范中tIS(base)的定義方式相關。如下圖所示,建立時間等于TDS-ref(在ref處的建立時間)減去Trise(Vref到VIH AC的時間)。規范中的基準值是預減去了這個Trise的,這個預減去的值是特定slew rate為1V/ns時的值,若判斷門限是AC175,則預減去175ps。當slew rate等于1V/ns時,derating為0,不需要調整;當slew rate大于1V/ns(更快)時,從Vref到Vih(ac)所需的時間就少,預減多了,要補回來,所以取值為正;當slew rate小于1V/ns(更慢)時就預減少了,所以取值為負。



至于建立時間和保持時間的參考電壓值不一致,主要是因為AC和DC的代表的意義不一樣,AC指由高低電平跳變時需要的參考電壓,DC則指保持所在電平時的閾值電壓, tIS是以數據從前一狀態變化為當前狀態的時刻開始算起,對應于狀態變化過程,要確保電平已變化到規定電平,所以以更為嚴格的AC參數作為參考;tIH描述的是數據從穩定到狀態轉換的時間,對應于電平穩定的過程,而電平一旦建立后,發生狀態轉換的門限電壓值是參考DC,所以tIH也以DC參數作為參考。

信號的波形很多情況都是不完美的,也許有回溝,也許會有臺階,如下圖所示,這種情況下,skew rate就不能用下圖所示的nominal line,而應該選取tangent line。

本文地址:http://m.4huy16.com/thread-179423-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會——采訪篇
  • Microchip第22屆中國技術精英年會上海首站開幕
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 貿澤電子(Mouser)專區
關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表