|
本期講解的是PCB設(shè)計(jì)中處理關(guān)鍵信號(hào)的注意事項(xiàng)。 一、關(guān)鍵信號(hào)的識(shí)別 關(guān)鍵信號(hào)通常包括以下信號(hào):時(shí)鐘信號(hào)(*CLK*),復(fù)位信號(hào)(*rest*,*rst*), JTAG信號(hào)(*TCK*) 二、處理關(guān)鍵信號(hào)的注意事項(xiàng) 1. 時(shí)鐘、復(fù)位、100M以上信號(hào)及一些關(guān)鍵的總線信號(hào)等與其他信號(hào)線布線必須滿足3W原則,且不跨分割,跨分割時(shí)需盡量短,至少有一個(gè)參考平面,最好是GND,鏈路上過(guò)孔盡量少,提示 3W原則:邊緣間距大于或等于2倍的線寬Display/segments over voids,檢查跨分割。 2. 關(guān)鍵信號(hào), JTAG信號(hào)的走線拓?fù)錆M足仿真報(bào)告中的要求,• JTAG信號(hào) 一般由5根測(cè)試信號(hào),分別為:TCK、TDI、TDO,TMS,TREST# 3. 除時(shí)序要求外關(guān)鍵信號(hào)布局盡量短。 4. 檢查JTAG信號(hào)的匹配放置的位置。 5. 所有關(guān)鍵信號(hào)必須使用信號(hào)本身的過(guò)孔來(lái)做ICT測(cè)試點(diǎn),不允許引出stub來(lái)加測(cè)試點(diǎn)。 6. 時(shí)鐘信號(hào)盡量走在單板內(nèi)層且少打過(guò)孔,表層盡量短。關(guān)鍵信號(hào)不能參考12v電源平面。 以上便是高速PCB設(shè)計(jì)中關(guān)鍵信號(hào)的一些注意事項(xiàng),你掌握了嗎?學(xué)習(xí)PCB設(shè)計(jì)技術(shù),請(qǐng)繼續(xù)關(guān)注【快點(diǎn)兒PCB學(xué)院】公眾號(hào)。 |