国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

SDRAM接口時序和PCB布線長度的分析

發布時間:2011-10-31 10:17    發布者:李寬
關鍵詞: PCB , SDRAM , 布線 , 接口時序
引言

經常看到有文章介紹對SDRAM布線的各種要求,這只是工程上的經驗總結,不同的芯片對時序的要求不同,對走線也有不同的要求,不能一概而論。其實,等長不是目的,真正的目的是滿足芯片的建立保持時間,采樣正確。由于FR4中的走線的傳播延時近似值為6英寸/ns,根據時序關系可以轉化為PCB Layout(印制板布局)的走線線長關系。

因為觸發器內部數據的形成是需要一定的時間的,如果不滿足建立和保持時間,觸發器將進入亞穩態,進入亞穩態后觸發器的輸出將不穩定,在0和1之間變化,這時需要經過一個恢復時間,其輸出才能穩定,但穩定后的值還不一定是你的輸入值。所以為了保證接口數據傳輸正確,必須滿足其建立保持時間。

建立時間:觸發器在時鐘沿來到前,其數據輸入端的數據必須保持不變的時間。

保持時間:觸發器在時鐘沿來到后,其數據輸入端的數據必須保持不變的時間。見圖1。

其實觸發器的建立時間和保持時間比較短,為什么在接口的建立時間和保持時間卻較長呢?因為總線的影響,造成封裝和Die(芯片)中不同數據線傳播延時不同,需要滿足最快和最慢的數據線。另外時鐘信號在輸入芯片后,需要經過時鐘樹再傳到接口觸發器,造成時鐘的延遲可能比數據線更慢。這兩個原因造成接口信號的建立時間和保持時間需要有較多的冗余。我們研究接口的建立時間和保持時間,不需要關注芯片內部的延遲情況。

下面以SDRAM和DSP為例,說明SDRAM時序和PCB走線長度的關系。DSP為BF561,SDRAM為H57V2562GFR。SDRAM工作在133MHz,CL=3。

SDRAM和DSP接口時序分析

下載全文:

7e8758ea338df7a83f10737631c1e1f9.pdf (4.27 MB)
本文地址:http://m.4huy16.com/thread-78413-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
monty 發表于 2012-2-22 17:55:06
謝樓主
zhaihui19881102 發表于 2012-2-22 20:43:49
謝謝分享,希望大家都能夠分享自己的心得,共同進步!
xuliya282 發表于 2014-12-4 17:42:52
謝謝樓主
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 常見深度學習模型介紹及應用培訓教程
  • Microchip第22屆中國技術精英年會上海首站開幕
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表