|
8月6日,PCI-SIG(PCI Special Interest Group)正式宣布啟動(dòng)PCI Express 8.0(PCIe 8.0)規(guī)范的開發(fā)計(jì)劃,標(biāo)志著下一代高速互連技術(shù)進(jìn)入實(shí)質(zhì)性推進(jìn)階段。根據(jù)規(guī)劃,PCIe 8.0將于2028年向成員企業(yè)發(fā)布,其核心突破在于將單通道數(shù)據(jù)傳輸速率從PCIe 7.0的128 GT/s翻倍至256 GT/s,在x16配置下可實(shí)現(xiàn)雙向1TB/s的傳輸帶寬,較當(dāng)前主流PCIe 4.0(64 GT/s)提升整整8倍。這一性能躍升延續(xù)了PCIe技術(shù)每三年帶寬翻倍的傳統(tǒng),旨在為人工智能、量子計(jì)算、超大規(guī)模數(shù)據(jù)中心等前沿領(lǐng)域提供關(guān)鍵基礎(chǔ)設(shè)施支持。 技術(shù)突破:挑戰(zhàn)銅互連物理極限 PCIe 8.0的研發(fā)面臨前所未有的技術(shù)挑戰(zhàn)。目前,銅基互連技術(shù)尚未有成熟方案能支持256 GT/s的傳輸速率,尤其是在數(shù)十厘米的信號(hào)傳輸距離下,工程師需攻克信號(hào)完整性、信噪比、電源效率等難題。為此,PCI-SIG正評(píng)估新型連接器技術(shù),并探索光互連、共封裝光學(xué)(CPO)等先進(jìn)封裝方案。值得關(guān)注的是,該規(guī)范將延續(xù)對PAM4信號(hào)調(diào)制、前向糾錯(cuò)(FEC)和Flit模式編碼等技術(shù)的依賴,這些技術(shù)曾成功應(yīng)用于PCIe 6.0和7.0,但需在8.0版本中進(jìn)一步優(yōu)化以適應(yīng)更高速率。
應(yīng)用場景:重塑數(shù)據(jù)中心與AI生態(tài) PCIe 8.0的定位直指數(shù)據(jù)密集型領(lǐng)域。以人工智能訓(xùn)練為例,單臺(tái)服務(wù)器需同時(shí)處理數(shù)千塊GPU的通信,現(xiàn)有PCIe 5.0(32 GT/s)的帶寬已成為瓶頸。而PCIe 8.0的1TB/s帶寬可支持更復(fù)雜的分布式訓(xùn)練架構(gòu),顯著降低模型迭代周期。在數(shù)據(jù)中心領(lǐng)域,該技術(shù)將加速全閃存陣列、智能網(wǎng)卡等設(shè)備的性能升級(jí),滿足云計(jì)算廠商對低延遲、高并發(fā)的需求。此外,汽車電子、航空航天等對可靠性要求嚴(yán)苛的場景也將受益于PCIe 8.0的增強(qiáng)型錯(cuò)誤檢測與糾錯(cuò)機(jī)制。 生態(tài)兼容:延續(xù)三代技術(shù)平滑過渡 盡管性能大幅提升,PCIe 8.0仍堅(jiān)持向后兼容原則,確保新設(shè)備能與現(xiàn)有PCIe 1.0至7.0標(biāo)準(zhǔn)無縫協(xié)作。這一設(shè)計(jì)降低了企業(yè)升級(jí)成本,例如,用戶可在同一系統(tǒng)中混合使用PCIe 8.0 SSD與舊版顯卡,逐步實(shí)現(xiàn)技術(shù)迭代。同時(shí),規(guī)范引入?yún)f(xié)議增強(qiáng)功能,通過動(dòng)態(tài)帶寬分配、流量優(yōu)先級(jí)調(diào)度等技術(shù),進(jìn)一步提升實(shí)際有效帶寬利用率,避免資源浪費(fèi)。 行業(yè)影響:重塑全球半導(dǎo)體競爭格局 PCIe 8.0的發(fā)布已引發(fā)產(chǎn)業(yè)鏈共振。存儲(chǔ)廠商西部數(shù)據(jù)表示,其下一代企業(yè)級(jí)SSD將率先采用PCIe 8.0接口,順序讀取速度有望突破28GB/s;AMD則透露,正在研發(fā)支持PCIe 8.0的EPYC處理器,計(jì)劃與HBM4內(nèi)存協(xié)同優(yōu)化AI推理性能;英特爾亦宣布,其Falcon Shores XPU架構(gòu)將深度整合PCIe 8.0,構(gòu)建超大規(guī)模異構(gòu)計(jì)算平臺(tái)。據(jù)Mercury Research預(yù)測,到2030年,支持PCIe 8.0的設(shè)備將占據(jù)數(shù)據(jù)中心市場60%的份額,推動(dòng)全球半導(dǎo)體產(chǎn)業(yè)向更高性能、更低功耗的方向演進(jìn)。 未來展望:2028年后的技術(shù)演進(jìn) PCI-SIG主席Al Yanes強(qiáng)調(diào),PCIe 8.0不僅是帶寬的簡單提升,更是對“經(jīng)濟(jì)高效、高帶寬、低延遲”理念的持續(xù)踐行。隨著2028年規(guī)范的正式發(fā)布,行業(yè)將進(jìn)入產(chǎn)品化沖刺階段,預(yù)計(jì)2029年首批PCIe 8.0設(shè)備將投入商用。而更長遠(yuǎn)的規(guī)劃中,PCI-SIG已啟動(dòng)PCIe 9.0的預(yù)研工作,探索硅光子集成、量子通信接口等顛覆性技術(shù),為2030年后的計(jì)算需求儲(chǔ)備動(dòng)能。 在這場由PCIe 8.0引發(fā)的技術(shù)革命中,全球數(shù)據(jù)中心、AI企業(yè)與半導(dǎo)體廠商正站在新的起跑線上。1TB/s的帶寬時(shí)代即將到來,而其背后,是人類對計(jì)算極限永不停歇的探索。 |