国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

MS1023、SN65LV1023A串化器與MS1224、SN65LV1224B解串器應(yīng)用

發(fā)布時間:2025-10-20 14:17    發(fā)布者:18126125171
關(guān)鍵詞: MS1023 , MS1224 , SN65LV1023A , BLVDS , SerDes
SN65LV1023A、SN65LV1224B為TI公司推出的基于BLVDS技術(shù)的串化與解串器,替代已經(jīng)停產(chǎn)的DS90LV1023E、DS90LV1224E套片。
MS1023與MS1224是瑞盟公司基于BLVDS SerDes技術(shù)推出的并串/串并轉(zhuǎn)換器,MS1023能夠Pinto Pin替代DS90LV1023E、SN65LV1023A,MS1224 Pin to Pin替代DS90LV1224E、SN65LV1224B!但有關(guān)MS1023、MS1224應(yīng)用文章稀缺,瑞盟未提供“用戶應(yīng)用手冊”,今天就MS1023、MS1224應(yīng)用做簡單分享,歡迎開發(fā)及應(yīng)用工程師積極交流。
MS1023串化器和 MS1224 解串器是一對10bit 并串/串并轉(zhuǎn)換芯片,用于在 LVDS 差分底板上傳輸和接收10MHz-80MHz的并行速率的串行數(shù)據(jù)。起始/停止位加載后,轉(zhuǎn)換為負載編碼輸出,串行數(shù)據(jù)速率120Mbps-960Mbps。上電時,這一對芯片可通過內(nèi)部產(chǎn)生的 SYNC 樣本信號同步模式進行初始化或者解串器與隨機數(shù)據(jù)同步。通過使用同步模式,解串器可在特定的、更短的時間參數(shù)內(nèi)建立鎖定。
1、 關(guān)于SYNC同步:
快速同步模式:SYNC樣本信號傳輸與否由串化器的SYNC1和SYNC2輸入決定。在SYNC1或SYNC2保持高電平至少6T(T=1個Refclk周期)后,SYNC模式在串行線上生成1026T。在這個1026周期的SYNC模式傳輸期間,不需要SYNC1或SYNC2保持高電平。
當連續(xù)收到有效的SYNC1或SYNC2脈沖(時間寬度超過6個時鐘周期),SYNC樣本信號將會發(fā)送由6個1和6個0組成特定的SYNC樣本信號。當MS1224解串器在LVDS輸入上檢測到邊沿傳輸, PLL鎖定來自串化器的SYNC樣本信號,此時LOCK 由高轉(zhuǎn)為低電平,解串器輸出開始恢復(fù)輸入的LVDS數(shù)據(jù)。
隨機同步模式:MS1224可以工作在開環(huán)應(yīng)用中,且支持熱插拔。在開環(huán)應(yīng)用中,MS1224解串器可從數(shù)據(jù)流中獲取時鐘,而不需要串化器發(fā)送特定的同步模式信號。MS1224解串器在LVDS輸入上檢測到邊沿傳輸,將嘗試鎖定到內(nèi)嵌的時鐘信息, 當PLL鎖定輸入的內(nèi)嵌的時鐘,LOCK 由高轉(zhuǎn)為低電平,解串器輸出開始恢復(fù)輸入的LVDS數(shù)據(jù)。
MS1224在開環(huán)或熱插拔情況下,數(shù)據(jù)流在本質(zhì)上是隨機的,由于鎖定時間根據(jù)數(shù)據(jù)流特征而變化,所以準確時間是不可能預(yù)知的。當MS1224啟動隨機鎖定,受RMT重復(fù)性多級傳輸影響,解串器會檢測到潛在的錯誤時鐘,而延長隨機鎖定時間。在隨機同步模式下,PLL鎖定前,LOCK 輸出為高電平,ROUT(0:9)、RCLK為高阻態(tài)。
總結(jié):
⑴、不管是快速同步模式或是隨機同步模式,用戶系統(tǒng)最好監(jiān)控MS1224 LOCK狀態(tài),以防MS1224失鎖。當檢測到“失鎖”,如果在特定的時間內(nèi)無法復(fù)位鎖定,系統(tǒng)可重新發(fā)送SYNC同步樣本信號。因此,最好將解串器 LOCK 輸出直接連接到SYNC1、SYNC2。
⑵、將SYNC1、SYNC2短接后連接到MCU/FPGA輸出的SYNC同步觸發(fā)電路,輸出的SYNC同步高電平觸發(fā)保持6T 。
2、TCLK與LVDS數(shù)據(jù)流速率:
串化器以TCLK的12倍頻傳輸串行數(shù)據(jù)及內(nèi)嵌時鐘位,每一幀串行數(shù)據(jù)流為10bit數(shù)據(jù),并嵌入1bit起始位+1bit停止位到每一幀數(shù)據(jù)的寄存器中,起始位恒定為高,停止位恒定為低,在串行數(shù)據(jù)流中,起始/停止位為嵌入的時鐘信息。
例如 TCLK 為40MHz,串行速率為 40×12=480Mbps,由于僅有10bit輸入數(shù)據(jù),有效數(shù)據(jù)速率實際為10倍的TCLK 頻率,所以有效數(shù)據(jù)速率40×10=400Mbps。提供給MS1023 之TCLK的數(shù)據(jù)源要求在10MHz至80MHz之間。而提供給MS1224之RefCLK也應(yīng)與MS1023一致, 例如 MS1023 TCLK為40MHz,則MS1224 RefCLK為40MHz,RefCLK建議用外掛有源晶振,減少PCB板載連線。參考如下:
3、關(guān)于DEN、REN控制(高阻態(tài)模式):
當DEN被置低時,串化器進入高阻模式。這將使所有輸出腳(DO+和 DO-)進入高阻狀態(tài)。當驅(qū)動DEN為高, 串化器恢復(fù)到先前的狀態(tài) ,同時其他所有控制引腳保持靜態(tài)(SYNC1,SYNC2, PWRDN ,TCLK_R/F)。
當REN腳被置低時,解串器進入高阻模式,解串器的輸出腳(ROUT0-ROUT9)和 RCLK 進入高阻狀態(tài)。 LOCK 保持有效(Active),用來跟蹤PLL的狀態(tài)。因此,DEN、REN可與MCU/FPGA建立邏輯控制,待機時,DEN、REN設(shè)置為低電平。
4、MS1023 MS1224應(yīng)用參考原理圖
以下為展示的簡易原理圖,如果你是終端應(yīng)用工程師,可以聯(lián)系我們,已獲得詳細原理圖及技術(shù)支持。
MS1023_MS1224_V1.3eon.pdf (974.62 KB)

本文地址:http://m.4huy16.com/thread-894414-1-1.html     【打印本頁】

本站部分文章為轉(zhuǎn)載或網(wǎng)友發(fā)布,目的在于傳遞和分享信息,并不代表本網(wǎng)贊同其觀點和對其真實性負責;文章版權(quán)歸原作者及原出處所有,如涉及作品內(nèi)容、版權(quán)和其它問題,我們將根據(jù)著作權(quán)人的要求,第一時間更正或刪除。
您需要登錄后才可以發(fā)表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區(qū)
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術(shù)精英年會深圳站回顧
  • 常見深度學(xué)習(xí)模型介紹及應(yīng)用培訓(xùn)教程
  • 電動兩輪車設(shè)計生態(tài)系統(tǒng)
  • Microchip第22屆中國技術(shù)精英年會——采訪篇
  • 貿(mào)澤電子(Mouser)專區(qū)

相關(guān)視頻

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號 | 京公網(wǎng)安備11010502021702
快速回復(fù) 返回頂部 返回列表