在眾多的語音編譯碼調制中,連續可變斜率增量調制(CVSD)作為許多增量調制中的一種,只需編一位碼,在發送端與接收端之間不需要碼型同步,量階△的大小能自動地跟蹤信號變化,因而具有強抗誤碼能 ...
隨著半導體技術的快速發展,近年來FPGA 的器件容量和輸入輸出的管腳數量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個邏輯單元和1104個輸入輸出管腳。大量的輸出管腳 ...
FPGA與CPLD的辨別和分類主要是根據其結構特點和工作原理。通常的分類方法是:
將以乘積項結構方式構成邏輯行為的器件稱為CPLD,如Lattice的ispLSI系列、Xilinx的XC9500系列、Altera的MAX700 ...
隨著集成電路技術的發展,用傳統的方法進行芯片或系統設計已不能滿足要求,迫切需要提高設計效率,因此能大大降低設計難度的VHDL設計方法被越來越廣泛地采用。用VHDL語言設計系統的主要方法是: ...
1 引言
實際通信中的許多信道都不能直接傳送基帶信號,必須使用基帶信號控制載波波形的某些參量,使得這些參量隨基帶信號的變化而變化,即正弦載波調制。數字通信系統有二進制數字調制和多 ...
當涉及到計算運營成本和電信基礎設施項目的碳足跡時,功耗成為一個越來越重要的變量。例如,在美國平均每個滿負荷3G基站的費用大約為1600美元/年,或在歐洲大約為3200美元/年。這表明,一個典型 ...
1 引言
ARCNET協議應用于高速動車組列車通信網絡時,產生中央控制單元處理器PXA270與專用協議控制器件COM20020相連的時序不匹配問題,若用通用數字電路模塊進行時序轉換,PXA270需占用PXA27 ...
傳統的加密工作是通過在主機上運行加密軟件實現的。這種方法除占用主機資源外,運算速度較慢,安全性也較差。而硬件加密是通過專用加密芯片、FPGA芯片或獨立的處理芯片等實現密碼運算。相對于軟 ...
隨著FPGA密度的增加,系統設計人員能夠開發規模更大、更復雜的設計,從而將密度優勢發揮到最大。這些大規模設計基于這樣的設計需求——需要在無線通道卡或者線路卡等現有應用中加入新功能,或者 ...
由于系統帶寬不斷的增加,因此針對更高的速度和性能,設計人員對存儲技術進行了優化。下一代雙數據速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的優勢。這些器件的功耗更低, ...
當信號在不相關或者異步時鐘域之間傳送時,會出現壓穩態,它是導致包括FPGA 在內的數字器件系統失敗的一種現象。本白皮書介紹FPGA 中的壓穩態,解釋為什么會出現這一現象,討論它是怎樣導致設計 ...
在圖像處理系統中常需要對圖像進行預處理。由于圖像處理的數據量大,對于實時性要求高的系統,采用軟件實現通常難以滿足實時性的要求。Altera的QuartusⅡ作為一種可編程邏輯的設計環境,由于其 ...