国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA/CPLD文章列表

FPGA設(shè)計(jì)工具視點(diǎn)

作為一個(gè)負(fù)責(zé)FPGA企業(yè)市場(chǎng)營(yíng)銷團(tuán)隊(duì)工作的人,我不得不說(shuō),由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計(jì)領(lǐng)域的獨(dú)創(chuàng)性,F(xiàn)PGA正不斷實(shí)現(xiàn)其支持片上系統(tǒng)設(shè)計(jì)的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA在 ...
2010年10月10日 21:17   |  
FPGA   設(shè)計(jì)工具   視點(diǎn)  

解讀FPGA設(shè)計(jì)的安全性

與開發(fā)成本很高的ASIC相比,F(xiàn)PGA可重復(fù)編程的性能正受到系統(tǒng)設(shè)計(jì)者的青睞。此外, FPGA的性能和功能也越來(lái)越強(qiáng)大,包括32位軟處理器、SERDES、 DSP塊和高性能的接口。現(xiàn)在的低成本FPGA甚至可以 ...
2010年10月10日 21:12   |  
ASIC   FPGA   處理器   閃存  

UWB模塊Wisair DV9110M配置的FPGA實(shí)現(xiàn)

1 引 言 超寬帶(UWB)技術(shù)近年來(lái)發(fā)展迅速,它創(chuàng)新的使用模式為擁擠的無(wú)線電頻帶來(lái)了新的應(yīng)用理念。與傳統(tǒng)無(wú)線技術(shù)相比,UWB技術(shù)具有頻譜寬、功耗低、安全性高、不易產(chǎn)生干擾等優(yōu)點(diǎn),具有良好 ...
2010年10月09日 22:39   |  
DV9110M   FPGA   UWB   Wisair  

USB OTG的IP Core設(shè)計(jì)與FPGA驗(yàn)證

1 引 言 繼USB協(xié)議公布后,USB憑借其占用系統(tǒng)資源少、廉價(jià)、通用、可熱插拔等優(yōu)點(diǎn),成為通用的串行接口總線。當(dāng)前,絕大部分計(jì)算機(jī)外圍設(shè)備(如打印機(jī)、MP3、移動(dòng)硬盤等)均采用USB接口。但隨 ...
2010年10月09日 22:36   |  
core   FPGA   OTG   USB  

Quartus II 調(diào)用ModelSim 仿真

下面是基于在Altera Quartus II 下如何調(diào)用ModelSim 進(jìn)行仿真的一個(gè)實(shí)例。 不能否認(rèn),Quartus II(我用的7.0)無(wú)法像ISE 那樣方便的直接調(diào)用ModelSim,而是需要額外的做一些工作。這確實(shí)給我 ...
2010年10月09日 22:13   |  
Library   modelsim   Quartus   仿真  

FPGA助力高端存儲(chǔ)器接口設(shè)計(jì)

高性能系統(tǒng)設(shè)計(jì)師在滿足關(guān)鍵時(shí)序余量的同時(shí)要力爭(zhēng)獲得更高性能,而存儲(chǔ)器">存儲(chǔ)器接口設(shè)計(jì)則是一項(xiàng)艱巨挑戰(zhàn)。雙倍數(shù)據(jù)速率SDRAM和4倍數(shù)據(jù)速率SDRAM都采用源同步接口來(lái)把數(shù)據(jù)和時(shí)鐘(或選通脈沖) ...
2010年10月09日 21:14   |  
ASIC   ASSP   FPGA   存儲(chǔ)器  

ACTEL FPGA在便攜式系統(tǒng)中的應(yīng)用分析

在上世紀(jì)最后的十年里,重復(fù)可編程邏輯器件大放異彩,在通信行也得到了廣泛的應(yīng)用,這一時(shí)期FPGA 競(jìng)爭(zhēng)基本上集中在容量,性能, IO 標(biāo)準(zhǔn)方面。而在便攜應(yīng)用方面因?yàn)镕PGA 的高昂的價(jià)格,驚人的功 ...
2010年10月09日 20:40   |  
CPU   FPGA   可編程器件  

功率管理:用混合信號(hào)FPGA控制電壓攀升率

(混合信號(hào)FPGA控制多電平系統(tǒng)的電壓攀升率):隨著工藝尺度不斷縮小,器件常常需要多個(gè)電源。為了減小功耗和最大限度地提高性能,器件的核心部分一般趨向于在低電壓下工作。為了與傳統(tǒng)的器件接口 ...
2010年10月09日 20:01   |  
FPGA   電壓   功率管理   混合信號(hào)   攀升率  

新一代CPLD及其應(yīng)用

近年來(lái),隨著集成芯片制造技術(shù)的發(fā)展,可編程邏輯器件(PLD)在速度和集成度兩方面得到了飛速提高。由于它具有功耗低、體積小、集成度高、速度快、開發(fā)周期短、費(fèi)用低、用戶可定義功能及可重復(fù) ...
2010年10月09日 19:56   |  
CPLD   應(yīng)用  

FPGA重復(fù)配置和測(cè)試的實(shí)現(xiàn)

從制造的角度來(lái)講,F(xiàn)PGA測(cè)試是指對(duì)FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測(cè)。完整的FPGA測(cè)試包括兩步,一是配置FPGA、然后是測(cè)試FPGA,配置FPGA是指將FPGA通過(guò)將配置數(shù)據(jù)下 ...
2010年10月09日 19:39   |  
FPGA   測(cè)試   配置  

FPGA深層解析

高端設(shè)計(jì)工具為少有甚是沒(méi)有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場(chǎng)可編程門陣列(FPGA)。無(wú)論你使用圖形化設(shè)計(jì)程序,ANSI C語(yǔ)言還是VHDL語(yǔ)言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情 ...
2010年10月09日 10:16   |  
FPGA   解析   深層  

FPGA I/O架構(gòu)朝滿足更高吞吐量要求的方向演進(jìn)

CPU 、ASIC和存儲(chǔ)器的設(shè)計(jì)者為了使器件擁有盡可能高的通信帶寬,他們?cè)谠O(shè)計(jì)過(guò)程中充分利用I/O單元中的每一個(gè)晶體管來(lái)達(dá)到這個(gè)目標(biāo)。這些器件常與FPGA相連接。因此,F(xiàn)PGA的設(shè)計(jì)者面臨著一個(gè)不同 ...
2010年10月09日 10:15   |  
FPGA   架構(gòu)   吞吐量  

廠商推薦

  • Microchip視頻專區(qū)
  • Microchip第22屆中國(guó)技術(shù)精英年會(huì)——采訪篇
  • Microchip第22屆中國(guó)技術(shù)精英年會(huì)上海首站開幕
  • 常見深度學(xué)習(xí)模型介紹及應(yīng)用培訓(xùn)教程
  • 技術(shù)熱潮席卷三城,2025 Microchip中國(guó)技術(shù)精英年會(huì)圓滿收官!
  • 貿(mào)澤電子(Mouser)專區(qū)

本周文章排行榜

關(guān)于我們  -  服務(wù)條款  -  使用指南  -  站點(diǎn)地圖  -  友情鏈接  -  聯(lián)系我們
電子工程網(wǎng) © 版權(quán)所有   京ICP備16069177號(hào) | 京公網(wǎng)安備11010502021702
返回頂部