減少FPGA的功耗可帶來許多好處,如提高可靠性、降低冷卻成本、簡化電源和供電方式、延長便攜系統(tǒng)的電池壽命等。無損于性能的低功耗設(shè)計既需要有高功率效率的FPGA架構(gòu),也需要有能駕馭架構(gòu)組件的 ...
通過熟悉器件架構(gòu),選擇合適的硬件平臺和硅片特性,并借助配置恰當(dāng)且性能優(yōu)良的實現(xiàn)工具,設(shè)計人員就能獲得較高的設(shè)計性能。不過,在提高設(shè)計性能的眾多方法中最容易被忽視的也許就是為目標(biāo)器件 ...
Virtex-5 FXT FPGA – 終極系統(tǒng)集成平臺
由于眾多不斷增加和演化的標(biāo)準(zhǔn)、苛刻的處理要求以及不斷降低的成本和時間預(yù)算,數(shù)字融合時代加速了對FPGA基本價值主張的依賴性。這些基本價值主張是 ...
2007年秋Xilinx又在對其MicroBlaze嵌入式處理器內(nèi)核進(jìn)行了升級,增添一個內(nèi)存管理單元(MMU)選項,為32bit的處理器提供高級的、支持虛擬內(nèi)存的操作系統(tǒng)。開發(fā)者還可以只用個更為簡單的內(nèi)存保護(hù)單 ...
為保持“連通和觸控”,消費(fèi)者越來越依賴其便攜設(shè)備。這些設(shè)備包括智能手機(jī)、個人媒體播放機(jī)、數(shù)碼照相機(jī)以及新出現(xiàn)的電子筆記本等。當(dāng)今的手持設(shè)備有多項功用,基于最終應(yīng)用,為實現(xiàn)這些功用對 ...
1 引言
隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計可編程邏輯器件(PLD)/現(xiàn)場可編程門陣列(FPGA)成為一種趨勢。FPGA是一種將門陣列的通用結(jié)構(gòu)與PLD的現(xiàn)場可編程特性結(jié)合為一體的新型器件,具有集 ...
在安全產(chǎn)品中,X86、NP、ASIC、FPGA各自代表了不同的體系架構(gòu)。然而,無論是媒體還是廠商,都難以將一種架構(gòu)的差異與產(chǎn)品的優(yōu)劣捆綁在一起,不過面對FPGA在IPS中的“殺手”級優(yōu)勢,以及針對市場 ...
設(shè)計嵌入系統(tǒng)的主要挑戰(zhàn)來自于需要同時優(yōu)化眾多設(shè)計因素。這些需要優(yōu)化的設(shè)計因素包括單位成本、NRE(不可回收工程)成本、功率、尺寸、性能、靈活性、原型制造時間、產(chǎn)品上市時間、產(chǎn)品在市場 ...
集成了數(shù)據(jù)通信,定位服務(wù)和視頻娛樂的高端汽車信息娛樂系統(tǒng)需要高性能的可編程處理技術(shù),其最佳實現(xiàn)方法是在主流汽車信息通信系統(tǒng)構(gòu)架中集成FPGA協(xié)處理器。本文講述汽車娛樂系統(tǒng)的需求,討論主 ...
能否快速了解設(shè)計時序狀態(tài)是衡量任何FPGA設(shè)計環(huán)境有效性的關(guān)鍵。
影響FPGA設(shè)計周期生產(chǎn)力的最大因素是什么?許多設(shè)計人員的答案是,時序收斂(timing closure)是影響產(chǎn)品設(shè)計走向市場的關(guān) ...
眾所周知,虛擬儀器技術(shù)是根據(jù)用戶的需求由軟件定義通用測試硬件功能的系統(tǒng)。
通過將可重復(fù)配置的硬件應(yīng)用到一個虛擬儀器系統(tǒng),工程師可以使用軟件來開發(fā)算法并把它們應(yīng)用到一個嵌入式芯片 ...
原文位置便攜式、小型的儀表和設(shè)備是一個非常重要的應(yīng)用領(lǐng)域,在未來一段時間內(nèi)會有比較大的市場。而FPGA等現(xiàn)場可編程器件也是正在興起與普及的一種器件,把FPGA更好地運(yùn)用到上述儀表和設(shè)備中, ...