国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

對FPGA進行系統設計的Xilinx軟件使用方法

發布時間:2010-11-9 21:05    發布者:techshare
Solution:在對FPGA設計進行最初步的系統規劃的時候,需要進行模塊劃分,模塊接口定義等工作。通常,我們只能在紙上進行設計。雖然在紙上我們可以很隨意地書寫,而用紙畫的不方便就在于,如果對某一個模塊進行較大改動,那么常常因為留出的空余紙張不夠,而導致拿一張新的白紙重新畫一遍。

Question: 我們能不能使用軟件進行系統規劃呢?

Solution: 答案是可以的。下面以ISE 7.1為例作說明:

1) 畫一個空模塊,僅定義端口 - 新建Schematic,選擇Tools -> Symbol

Wizard,里面可以定義Symbol名和端口屬性。完成后生成sym格式的Symbol。

2) 將Symbol添加到原理圖 -

在Schematic的Symbol頁面,選擇Categories為工程文件夾,在Symbols列表中就可以看到剛剛新建的Symbol。將它添加到原理圖中。





3) 重復1-2步驟,建立所有Symbol,并連接端口。

4) 如需修改Symbol,可以直接在sym文件中修改 - 可以按右鍵-> Add -> Pin等等添加,也可以Copy已存在的Pin,然后改變PinName。但是在ISE7.1中改變Copy過來的PinName會連帶將原始PinName也改變。解決方法是用TextEditor比如UltraEditor打開這個sym文件,在里面修改。sym文件格式很易懂。改變Symbol端口后需要Update Schematic。在點到Schematic后會自動彈出Update對話框。

5) 生成原理圖對應的HDL文件 - 點擊"Sources in Project"列表中的sch文件,在"Process"窗口選擇"View HDL Functional Model"。這樣會自動生成Schematic對應的HDL文件,其中例化了上面的各個模塊。要改變HDL文件類型,可以改變Project屬性中的"Generated Simulation Language"屬性。

6) 生成Symbol對應的HDL文件 - 在打開一個sym文件時,選擇Tools -> Generate HDL Template from Symbol。此時可以選擇生成VHDL還是Verilog的文件。

7) 對每個模塊的內容進行編寫。

Summary: 雖然我個人偏好使用HDL進行設計,但是在設計初期使用這種Schematic方法進行自頂向下的設計真的十分方便。首先它增強了設計的可維護性和可讀性,使修改和傳播都更為方便;其次由于它可以自動生成HDL代碼,這樣對下一步的設計也起到了簡化操作的作用。

Advice:在使用過程中碰到的幾個問題希望以后Xilinx能解決

1) 在編輯Symbol時改變復制后的PinName會同時改變原始PinName

2) Symbol Wizard可以添加bus,只要給Pin命名A(4:0)就可以

3) 只能在Pereference里改顏色,而不能改變某一特定連線的顏色,以起到區分控制線/數據通路的作用
本文地址:http://m.4huy16.com/thread-37938-1-1.html     【打印本頁】

本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
您需要登錄后才可以發表評論 登錄 | 立即注冊

廠商推薦

  • Microchip視頻專區
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • Microchip第22屆中國技術精英年會——采訪篇
  • 常見深度學習模型介紹及應用培訓教程
  • Microchip第22屆中國技術精英年會上海首站開幕
  • 貿澤電子(Mouser)專區

相關視頻

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
快速回復 返回頂部 返回列表