作者:特權同學
軟核雖然很靈活,也很便利,但是畢竟在FPGA中有很多受限之處。性價比低是其一,性能上也不敢與同等水平的處理器相媲美。因此,各大FPGA制造商在繼續降低晶圓工藝的同時,紛紛 ...
基于單片機和FPGA的高精度智能測時儀的設計,很好的一篇文章,很有參考價值!
作者:特權同學
兩個調試中遇到的小問題,引以為戒。
1. 畫板子的時候由于沒注意結構上的固定邊框,不小心把一個旁路電容放在邊界上。在外部鐵殼將液晶屏固定到電路板上后,出現的癥狀 ...
作者:特權同學
題記:本以為這個國產FPGA的就此夭折,沒想到權衡之后,在性能打些折扣的情況下還是重新撿起來了。從剛接觸這個器件的時候特權同學就很關心它的硬核可擴展性,Avalone接口用 ...
作者在:特權同學
關于時序工具的一些FAE解答:
問:你們的工具是否只提供所有輸入輸出管腳完全一致的時序約束?如tsu,th,tco,tpd的約束?如果不同管腳可以有不 同約束值,如何設置?
...
作者:特權同學
有幾點關于代碼和數據存儲區配置的一些疑問,麻煩解答一下:
問:代碼存儲器可以選擇OTP或者 extension memory,一般在最終軟件定型后使用OTP沒有問題,而在調試過 ...
作者:特權同學
IO口速度測試,使用以下程序測試高電平脈寬。
while(1)
{
P0 = 0xf;
P0 = 0x0;
}
同等條件下與其他MCU比較:
在兩次操作之間插 ...
作者:特權同學
印象中FPGA市場基本是Altera和Xilinx一統天下,他們的明爭暗斗決定著FPGA的未來,甚至他們各自的家族產品都是對著干的。Lattice、Actel、Atmel各有其小眾市場,再有別的廠商 ...
Lattice公司的MachXO2系列是高度可配置的可編程邏輯器件(PLD),具有低功耗,低成本和高系統集成等特性.和MachXO PLD相比, MachXO2系列邏輯密度增加3X,嵌入存儲器增加10X,靜態功耗降低100X,而成本 ...
功耗調試技術使軟件工程師得以了解嵌入式系統的軟件對系統功耗的影響。通過建立源代碼和功耗之間的聯系,使得測試和調整系統功耗成為可能,即所謂功耗調試。傳統上,降低功耗僅是硬件工程師的設 ...
本文介紹了Facebook公司數據分析系統中的RCFile存儲結構,該結構集行存儲和列存儲的優點于一身,在MapReduce環境下的大規模數據分析中扮演重要角色。
Facebook曾在2010 ICDE(IEEE Internation ...
DDR SDRAM是Double Data Rate SDRAM的縮寫,即雙倍速率同步動態隨機存儲器。DDR內存是在SDRAM內存基礎上發展而來的,能夠在時鐘的上升沿和下降沿各傳輸一次數據,可以在與SDRAM相同的總線時鐘頻 ...