国产精品免费无遮挡无码永久视频-国产高潮视频在线观看-精品久久国产字幕高潮-国产精品99精品无码视亚

FPGA/CPLD文章列表

【從零開始走進FPGA】 SignalTap II Logic Analyzer

  一、為啥別忘了我   嵌入式邏輯分析儀—SigbalTap II,是Altera Quartus II 自帶的嵌入式邏輯分析儀,與Modelsim軟件仿真有所不同,是在線式的仿真,更準確的觀察數據的變化,方便調試。 ...
2016年02月17日 08:40   |  
FPGA   SignalTap  

小梅哥和你一起深入學習FPGA之數碼管動態掃描(下)

     測試平臺設計   本實驗主要對數碼管驅動引腳的狀態與預期進行比較和分析,通過仿真,驗證設計的正確性和合理性。數碼管驅動模塊的testbench如下所示:   `timescale 1ns/1 ...
2016年02月17日 08:39   |  
FPGA   動態掃描  

【從零開始走進FPGA】 LCD1602 Hello World

  前面說過,在C,C++等語言學習中,“Hello World”將會是第一個學習的代碼,但是在FPGA中由于電路驅動的復雜性,與單片機雷同,我們無法在電腦上實現“Hello World”的顯示,而必須依靠相關 ...
2016年02月17日 08:38   |  
FPGA   LCD1602  

基于FPGA的分布式光纖檢測系統設計

光纖通信是用光纖作為傳輸介質,以光波作為載波來實現信息傳輸,從而達到通信目的的一種新通信技術。與傳統的電氣通信相比,光纖傳感技術具有精度和靈敏度高、抗電磁干擾、壽命長、耐腐蝕、成本 ...
2016年02月02日 15:11   |  
光纖檢測   FPGA  

多輸出可編程時鐘簡化嵌入式多處理器設計,提高性能并降低成本

與僅僅幾年前相比,當今的嵌入式產品已經變得更加復雜和更加先進。設計本身可包括一個FPGA以及一個單獨的圖形處理器(GPU),外加多個用于視頻端接、USB、無線網絡、以及高速有線以太網、工業Mo ...
2016年02月02日 15:08   |  
可編程時鐘  

基于可編程混合信號集成電路實現LED降雪效果燈

LED 降雪效果燈電路設計 使用一顆Silego 公司型號為SLG46620V 的GreenPAK系列可編程的混合信號集成電路產品來實現64顆LED的 降雪效果燈。這個方案由一顆芯片產生連續的亮度平緩過度的移動光 ...
2016年02月02日 15:07   |  
LED  

FPGA實戰演練邏輯篇:FPGA與CPLD

  盡管很多人聽說過FPGA和CPLD,但是關于FPGA與CPLD之間的區別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復編程的邏輯器件”,但是在技術上卻有一些差異。簡單地說,FPGA就是將CPLD的 ...
2016年01月29日 10:29   |  
FPGA   CPLD  

小梅哥和你一起深入學習FPGA之mif文件的制作

  本文檔主要講解實現一個1024點的16位正弦波數據的生成,并將該數據制作成quartus II使用的mif文件,使用此文件,我們便可以使用FPGA,基于直接數字合成(DDS)原理生成標準的正弦波,即實現信 ...
2016年01月29日 10:27   |  
FPGA   mif  

【從零開始走進FPGA】 玩轉VGA

  一、VGA的誘惑   首先,VGA的驅動,這事,一般的單片機是辦不到的;由于FPGA的速度,以及并行的優勢,加上可現場配置的優勢,VGA的配置,只有俺們FPGA可以勝任,也只有FPGA可以隨心所欲地 ...
2016年01月29日 10:23   |  
VGA   FPGA  

零基礎學FPGA (二十) 舉一反三,基于SOPC的定時器中斷與串口數據收發

  SOPC的課程已經結束了,短短4天,要消化的內容還真不少。今天又開始了DDR2 SDRAM的課程,其實在我來北京之前他們已經開始SDRAM的課程了,想起我做SDRAM的時候,真的是好費勁,又沒人指點, ...
2016年01月29日 10:23   |  
SOPC   SDRAM  

漫談xilinx FPGA 配置電路

  這里要談的時xilinx的spartan-3系列FPGA的配置電路。當然了,其它系列的FPGA配置電路都是大同小異的,讀者可以類推,重點參考官方提供的datasheet,畢竟那才是最權威的資料。這里特權同學只 ...
2016年01月28日 10:03   |  
xilinx   FPGA  

零基礎學FPGA (二十五)必會! 從靜態時序分析到SDRAM時序收斂(下篇)

 七、SDRAM工作時鐘相位偏移計算 從上篇文章中我們知道,我們的數據是要經過一定的延時才會到達目標器件的,這個延時也就是相對于源寄存器的時鐘發射沿的時間延時,數據在源寄存器時鐘的上 ...
2016年01月28日 10:02   |  
FPGA   SDRAM  

廠商推薦

  • Microchip視頻專區
  • Microchip第22屆中國技術精英年會——采訪篇
  • 技術熱潮席卷三城,2025 Microchip中國技術精英年會圓滿收官!
  • 電動兩輪車設計生態系統
  • “芯”光璀璨,鵬城共賞——2025 Microchip中國技術精英年會深圳站回顧
  • 貿澤電子(Mouser)專區

本周文章排行榜

關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
返回頂部